• Đăng ký
  • Đăng nhập
  • Trợ giúp

Tài liệu Công Nghệ Thông Tin

Tổng hợp tài liệu Công Nghệ Thông Tin tham khảo cho học sinh, sinh viên.

Tai lieu
  • Trang Chủ
  • Tài Liệu
  • Upload
Tài liệu
  • Các Môn Đại Cương
  • Kỹ Thuật - Công Nghệ
  • Khối Ngành Kinh Tế
  • Khối Ngành Xã Hội
  • Công Nghệ Thông Tin
  • Ngoại Ngữ
  • Đồ Án - Luận Văn
  • Giáo Dục - Đào Tạo
  • Mẫu Văn Bản
  • Kỹ Năng Mềm
  • Văn Bản Luật
  • Giải Trí
  • Sức Khỏe
  • Ẩm Thực
  • Khoa Học Tự Nhiên
  • Chưa Phân Loại
  • Mới nhất
  • Xem nhiều
  • Tải nhiều
  • Bài giảng Thiết kế số - Thực hiện tối ưu hóa hàm logic: Biểu diễn số và phép cộng không dấu - Hoàng Mạnh ThắngBài giảng Thiết kế số - Thực hiện tối ưu hóa hàm logic: Biểu diễn số và phép cộng không dấu - Hoàng Mạnh Thắng

    Hệ cơ số 8 và 16 (octal & hexadecimal) Ký hiệu theo vị trí có thể được dùng cho bất cứ hệ nào. Với hệ r thì số Có giá trị là Với hệ cơ số 8 gọi là Octal và hệ cơ số 16 gọi là hexadecimal. Hệ cơ số 8 có các chữ số 0-7 Hệ cơ số 16 có các chữ số 0-9 và A-F Chuyển từ hệ 2 sang 16 và 8 Nhóm các ...

    ppt15 trang | Chia sẻ: hachi492 | Ngày: 06/01/2022 | Lượt xem: 509 | Lượt tải: 0

  • Bài giảng Thiết kế số - Thực hiện tối ưu hóa hàm logic: Phân tích và tổng hợp mạch đa mức - Hoàng Mạnh ThắngBài giảng Thiết kế số - Thực hiện tối ưu hóa hàm logic: Phân tích và tổng hợp mạch đa mức - Hoàng Mạnh Thắng

    Functional decomposition (phân tách hàm) Mức phức tạp của mạch logic (cổng logic và kết nối) thường có thể được giảm bằng cách phân tách (decomposing) biểu thứ 2 mức thành nhiều mạch nhỏ hơn. Mạch nhỏ này có thể đuwocj dùng một số nơi trong mạch cuối cùng Một biểu thức 2 mức có thể được thay thế bởi ...

    ppt16 trang | Chia sẻ: hachi492 | Ngày: 06/01/2022 | Lượt xem: 557 | Lượt tải: 0

  • Bài giảng Thiết kế số - Công nghệ thực hiện mạch: Transistor NMOS và PMOS, cổng logic CMOS - Hoàng Mạnh ThắngBài giảng Thiết kế số - Công nghệ thực hiện mạch: Transistor NMOS và PMOS, cổng logic CMOS - Hoàng Mạnh Thắng

    NMOS và PMOS trong mạch logic (cont.) Khi NMOS được ON thì cực D nối xuống GND. Khi PMOS được ON thì cực D nối xuống VDD, Lý do là: NMOS ko thể dùng để nối cực D hoàn toàn lên VDD và PMOS ko thể dùng để nối cựu D hoàn toàn xuống GND. Do vậy, cả PMOS và NMOS đuwocj dùng theo cặp trong mạch CMOS Cổng logic du...

    ppt19 trang | Chia sẻ: hachi492 | Ngày: 06/01/2022 | Lượt xem: 884 | Lượt tải: 0

  • Bài giảng Thiết kế số - Công nghệ thực hiện mạch: Bộ đệm, cổng 3 trạng thái và cổng truyền dẫn - Hoàng Mạnh ThắngBài giảng Thiết kế số - Công nghệ thực hiện mạch: Bộ đệm, cổng 3 trạng thái và cổng truyền dẫn - Hoàng Mạnh Thắng

    Bộ đệm - Buffer Buffer dùng để nâng cao hoạt động cho các mạch có các cổng logic nối đến tải có dung kháng lớn Buffer có thể được tạo ra với khả năng cung cấp khác nhau tùy thuộc: Các transitor lớn hơn có khả năng cung cấp dòng lớn hơn Thường dùng buffer để điều khiển đèn LED Buffer có khả năng cung câ...

    ppt8 trang | Chia sẻ: hachi492 | Ngày: 06/01/2022 | Lượt xem: 492 | Lượt tải: 0

  • Bài giảng Thiết kế số - Công nghệ thực hiện mạch: Bảng Look-Up, các cổng NXOR và XOR - Hoàng Mạnh ThắngBài giảng Thiết kế số - Công nghệ thực hiện mạch: Bảng Look-Up, các cổng NXOR và XOR - Hoàng Mạnh Thắng

    Cổng exclusive OR - XOR Đây cũng là phần tử cơ bản và rất hữu ích cho viẹc thực hiện các phép toán XOR được ký hiệu Dạng tổng các tích a b =ab’+a’b Cho ra ‘1’ nếu các đầu vào khác nhau Cổng Exclusive NOR - XNOR Sinh ra từ XOR, là NOT của NOR XNOR được ký hiệu là: ≡ a≡b=(a b)’=ab+a’b’ Đầu ra là ‘1’ khi ...

    ppt11 trang | Chia sẻ: hachi492 | Ngày: 06/01/2022 | Lượt xem: 528 | Lượt tải: 0

  • Bài giảng Thiết kế số - Công nghệ thực hiện mạch: Chip chuẩn (họ 74xxx) và PLD - Hoàng Mạnh ThắngBài giảng Thiết kế số - Công nghệ thực hiện mạch: Chip chuẩn (họ 74xxx) và PLD - Hoàng Mạnh Thắng

    Complex PLD - CPLD PLA hay PAL thuộc loại nhỏ. CPLD được phát triển cho các mạch lớn CPLD chứa nhiều khối mạch. Mỗi khối có các liên kết với chân bên ngoài và với các khối khác Mỗi khối tương tự như một PAL (PAL-like block) CPLD chứa từ 2 đến 100 khối, mỗi khối có 16 marcocells Mỗi macrocell tương đương kho...

    ppt17 trang | Chia sẻ: hachi492 | Ngày: 06/01/2022 | Lượt xem: 573 | Lượt tải: 0

  • Bài giảng Thiết kế số - Thực hiện tối ưu hàm logic: Mạch nhiều đầu ra, mạch dùng cổng NAND và NOR - Hoàng Mạnh ThắngBài giảng Thiết kế số - Thực hiện tối ưu hàm logic: Mạch nhiều đầu ra, mạch dùng cổng NAND và NOR - Hoàng Mạnh Thắng

    Ví dụ mạch có nhiều đầu ra (cont.) Trong trường hợp này, mạch tối thiểu được sinh ra từ mạch tối thiểu cho mỗi hàm (f1 và f2) AND-OR và NAND-NAND Nếu có mạng ở dạng AND-OR (SOP)  có thể chuyển thành mạng NAND-NAND Mạng OR-AND và NOR-NOR Nếu có mạng ở dạng OR-AND (POS)  có thể chuyển thành mạng NOR-N...

    ppt10 trang | Chia sẻ: hachi492 | Ngày: 06/01/2022 | Lượt xem: 738 | Lượt tải: 0

  • Bài giảng Thiết kế số - Thực hiện tối ưu hàm logic. Chiến lược tối thiểu hóa, dạng tích của tổng tối thiểu hóa, các hàm không đầy đủ - Hoàng Mạnh ThắngBài giảng Thiết kế số - Thực hiện tối ưu hàm logic. Chiến lược tối thiểu hóa, dạng tích của tổng tối thiểu hóa, các hàm không đầy đủ - Hoàng Mạnh Thắng

    Các hàm không đầy đủ Trong các hệ thống số thường xảy ra trường hợp có một số tổ hợp trạng thái đầu vào không bao giờ có. Tổ hợp đầu vào đó gọi là “Không quan tâm” (don’t care condition). Và hàm đó được gọi là không đầy đủ Mạch được thiết kế với tổ hợp không quan tâm ấy có đầu ra bằng ‘0’ hay ‘1’ đ...

    ppt13 trang | Chia sẻ: hachi492 | Ngày: 06/01/2022 | Lượt xem: 552 | Lượt tải: 0

  • Bài giảng Thiết kế số - Thực hiện tối ưu hàm logic - Hoàng Mạnh ThắngBài giảng Thiết kế số - Thực hiện tối ưu hàm logic - Hoàng Mạnh Thắng

    Nhóm trong bìa Karnaugh Các minterm gần nhau được khoanh vuông khi chúng chỉ khác nhau duy nhất một biến Các minterm được khoanh có giá trị “1” và là lân cận của nhau trong bảng Khoanh 2 giá trị 1 tương ứng loại bỏ được một biến ở biểu thứcVí dụ nhóm bìa Karnaugh Hai ô dưới cùng khác nhau duy nhất biến x...

    ppt18 trang | Chia sẻ: hachi492 | Ngày: 06/01/2022 | Lượt xem: 548 | Lượt tải: 0

  • Bài giảng Thiết kế số - Bài 6: Giới thiệu về mạch số. Sử dụng CAD và VHDL - Hoàng Mạnh ThắngBài giảng Thiết kế số - Bài 6: Giới thiệu về mạch số. Sử dụng CAD và VHDL - Hoàng Mạnh Thắng

    Các toán tử Boolean trong VHDL Các toán tử AND, OR, NOT, XOR, XNOR, NAND, NOR Phép gán là “<=“ với biến đầu ra được đặt bên trái Trong VHDL, biểu thức logic được gọi là simple assignment expression Bài tập: viết đoạn mã VHDL Viết đoạn mã VHDL (entity và architecture) để thực hiện mạch cộng, lấy tên entity là ...

    ppt15 trang | Chia sẻ: hachi492 | Ngày: 06/01/2022 | Lượt xem: 598 | Lượt tải: 0

  • ◄
  • 1
  • ...
  • 14
  • 15
  • 16
  • 17
  • 18
  • 19
  • 20
  • 21
  • 22
  • 23
  • 24
  • ...
  • 119
  • ►

Copyright © 2025 Tai-Lieu.com - Hướng dẫn học sinh giải bài tập trong SGK, Thư viện sáng kiến kinh nghiệm hay, Thư viện đề thi

Chia sẻ: Tai-Lieu.com on Facebook Follow @Tai-Lieu.com